Conception VLSI à partir d'une description VHDL

Posté le 05 septembre 2016 par Université de Strasbourg

STRASBOURG, 67 - Bas-Rhin, Alsace
Cette offre d'emploi n'est plus d'actualité.

Les offres d'emploi du secteur Formation - Ecole - Enseignement sur la région Alsace

Description du poste

Objectifs

A l'issue de la formation le stagiaire sera capable de :
- mettre en oeuvre un circuit numérique de complexité moyenne décrit en VHDL sur une technologie CMOS donnée
- comprendre les concepts de base montrant toute la chaîne de conception d'un circuit numérique : de sa description VHDL jusqu'à son implantation physique au niveau des dessins des masques (layout)
- configurer, générer, contraindre, synthétiser, implanter un système numérique sur une technologie CMOS donnée en partant d'une description VHDL.

Personnes concernées

Tout public souhaitant avoir une première expérience de mise en oeuvre d'un circuit numérique de complexité moyenne sur une technologie CMOS donnée.

Pré-requis

Connaissances de bases de l'électronique numérique et de la constitution d'un système à microprocesseur (processeur, mémoires, périphériques usuels, bus, décodage d'adresses, ...).
La connaissance d'un langage de description de matériel (VHDL/Verilog).

Programme

JOUR 1
- Introduction à la conception VLSI
- Présentation du flot de conception d'un circuit numériques
- Présentation des outils Cadence : Virtuoso, Spectre, RTL Compiler, Encounter et des outils de simulation VHDL Mentor Graphics (QuestaSim ou Modelsim)
- Exemple d'utilisation de toute la chaine de conception sur un circuit de base (additionneur 16 bits)
- Simulation du circuit initial/Synthèse logique en fonction des contraintes spécifiées (fréquence de fonctionnement, puissance, surface occupée, ...)
- Simulation du circuit synthétisé/Placement et routage
- Vérification par simulation du circuit placé et routé
- Importation du circuit placé et routé dans l'outil Virtuoso
JOUR 2
- Conception d'un multiplieur générique 16x16 en VHDL
- Simulation, synthèse, placement et routage du multiplieur réalisé sur une technologie CMOS donnée (par exemple 0.35 um)
JOUR 3
- Présentation d'un microprocesseur 8 bits ayant une architecture MIPS
- Adaptation du multiplieur 16x16 pour son intégration dans le microprocesseur
- Simulation, synthèse, placement et routage du circuit final réalisé sur une technologie CMOS donnée (par exemple 0.35 um).

Méthodes pédagogiques

Alternance de cours et de travaux pratiques.

Nature et sanction

Cette formation constitue une action d'adaptation et de développement des compétences.

Elle donne lieu à la délivrance d'une attestation de participation.

Une évaluation en fin de formation permet de mesurer la satisfaction des stagiaires ainsi que l'atteinte des objectifs de formation (connaissances, compétences, adhésion, confiance) selon les niveaux 1 et 2 du modèle d'évaluation de l'efficacité des formations Kirkpatrick.

This training course is an « action d'adaptation et de développement des compétences » (ref. French law). A certificate of attendance is delivered after the course. An evaluation measures the trainees' satisfaction and the achievement of learning objectives.

Responsable scientifique

M. Luc HEBRARD, Professeur, Laboratoire ICube, Département Electroniquee du Solide, Système et Photonique.

Courriel : luc.hebrard@unistra.fr

Durée
3.00 jours

Organisations particulières

En 2016/2017 :
Référence : CPR17-0858
Dates : du 31 mai au 2 juin 2017

Lieu


Faculté des Sciences et Technologies
Rue du Jardin Botanique
VANDOEUVRE LES NANCY
FRANCE

Frais de participation

Code : 1214

1205.00

Postuler à cette offre

Informations complémentaires

Secteur
Formation - Ecole - Enseignement
Localisation
STRASBOURG, 67 Bas-Rhin, Alsace
Type de contrat
Salaire
Niveau de qualification
Expériences souhaitées

S'inscrire à la jobletter !

Inscrivez-vous à notre jobletter pour ne plus rater aucune offre de poste ou de formation !

Restez informé !

Tenez-vous informé des dernières offres d'emploi, actualités et conseils pour booster votre recherche d'emploi